Seite drucken
Abbildung ggf. ähnlich. Alle Angaben ohne Gewähr. Ausschlaggebend sind die Produktinformationen des Herstellers.
487 auf Lager
Ihr Bedarf geht darüber hinaus?
EXPRESS-Lieferung in 1–2 Arbeitstagen
Bestellung vor 17:00
KOSTENLOSE Standardlieferung
für Bestellungen ab CHF 0.00
Genaue Lieferzeiten werden an der Kasse berechnet
Menge | |
---|---|
1+ | CHF 4.560 |
10+ | CHF 3.990 |
25+ | CHF 3.310 |
50+ | CHF 2.960 |
100+ | CHF 2.740 |
250+ | CHF 2.560 |
500+ | CHF 2.420 |
Preiseinheit:Stück
Minimum: 1
Mehrere: 1
CHF 4.56 (ohne MwSt.)
Bestellnr. /Hinweis zur Position hinzufügen
Nur für diese Bestellung zu Ihrer Auftragsbestätigung, Rechnung und Versandanzeige hinzugefügt.
Diese Nummer wird der Auftragsbestätigung, der Rechnung, dem Versandschein, der Webbestätigungs-E-Mail und dem Etikett hinzugefügt.
Produktspezifikationen
HerstellerRENESAS
Herstellerteilenummer9ZXL0651AKLF
Bestellnummer4076284
Technisches Datenblatt
Takt-ICTaktpuffer
Frequenz100MHz
Anzahl der Ausgänge6Ausgänge
Versorgungsspannung, min.3.135V
Versorgungsspannung, max.3.465V
Bauform - Takt-ICVFQFPN-EP
Anzahl der Pins40Pin(s)
Betriebstemperatur, min.0°C
Betriebstemperatur, max.70°C
Produktpalette-
Qualifizierungsstandard der Automobilindustrie-
SVHCNo SVHC (21-Jan-2025)
Produktbeschreibung
9ZXL0651AKLF is 6-output DB800ZL derivative with integrated 85ohm terminations. It is a low-power 6-output differential buffer that meets all the performance requirements of the intel DB1200Z specification. It consumes 50% less power than standard HCSL devices and has internal terminations to allow direct connection to 85ohm transmission lines. It is suitable for PCI-Express Gen1/2/3 or QPI/UPI applications, and uses a fixed external feedback to maintain low drift for demanding QPI/UPI applications. Application includes buffer for romley, grantley and purley servers, SSDs and PCIe.
- 40-pin VFQFPN package
- 6 – LP-HCSL output pairs with integrated terminations (Zo = 85ohm)
- 25MHz PFT clock delay management, QPI/UPI 9.6GT/s 12UI phase jitter <lt/> 0.2ps RMS
- Fixed feedback path for 0ps input-to-output delay, PCIe Gen3 phase jitter <lt/> 1.0ps RMS
- 6 OE# pins hardware control of each output, input-to-output delay variation <lt/> 50ps
- PLL or bypass mode, PLL can dejitter incoming clock
- Selectable PLL bandwidth minimizes jitter peaking in downstream PLLs
- Spread spectrum compatible, tracks spreading input clock for low EMI
- Cycle-to-cycle jitter <lt/> 50ps, output-to-output skew <lt/> 65ps
- Temperature range from 0°C to +70°C
Technische Spezifikationen
Takt-IC
Taktpuffer
Anzahl der Ausgänge
6Ausgänge
Versorgungsspannung, max.
3.465V
Anzahl der Pins
40Pin(s)
Betriebstemperatur, max.
70°C
Qualifizierungsstandard der Automobilindustrie
-
Frequenz
100MHz
Versorgungsspannung, min.
3.135V
Bauform - Takt-IC
VFQFPN-EP
Betriebstemperatur, min.
0°C
Produktpalette
-
SVHC
No SVHC (21-Jan-2025)
Technische Dokumente (2)
Gesetzgebung und Umweltschutz
Herkunftsland:
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Taiwan
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Taiwan
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
Tarif-Nr.:85423990
US ECCN:EAR99
EU ECCN:NLR
RoHS-konform:Ja
RoHS
RoHS-Phthalate-konform:Ja
RoHS
SVHC:No SVHC (21-Jan-2025)
Produkt-Konformitätszertifikat herunterladen
Produkt-Konformitätszertifikat
Gewicht (kg):.0063