Seite drucken
Abbildung ggf. ähnlich. Alle Angaben ohne Gewähr. Ausschlaggebend sind die Produktinformationen des Herstellers.
HerstellerMICRON
HerstellerteilenummerMT48LC2M32B2B5-6A IT:J
Bestellnummer4050867
Technisches Datenblatt
609 auf Lager
Ihr Bedarf geht darüber hinaus?
1–2 Werktage Lieferzeit
Standard-Lieferung bei Bestellung vor 17:00 Uhr
Menge | |
---|---|
1+ | CHF 6.670 |
10+ | CHF 6.200 |
25+ | CHF 6.010 |
50+ | CHF 5.400 |
100+ | CHF 5.270 |
250+ | CHF 5.090 |
Preiseinheit:Stück
Minimum: 1
Mehrere: 1
CHF 6.67 (ohne MwSt.)
Bestellnr. /Hinweis zur Position hinzufügen
Nur für diese Bestellung zu Ihrer Auftragsbestätigung, Rechnung und Versandanzeige hinzugefügt.
Diese Nummer wird der Auftragsbestätigung, der Rechnung, dem Versandschein, der Webbestätigungs-E-Mail und dem Etikett hinzugefügt.
Produktspezifikationen
HerstellerMICRON
HerstellerteilenummerMT48LC2M32B2B5-6A IT:J
Bestellnummer4050867
Technisches Datenblatt
DRAM-AusführungSDR
Speicherdichte64Mbit
Speicherkonfiguration2M x 32 Bit
Taktfrequenz, max.167MHz
IC-Gehäuse / BauformVFBGA
Anzahl der Pins90Pin(s)
Versorgungsspannung, nom.3.3V
IC-MontageOberflächenmontage
Betriebstemperatur, min.-40°C
Betriebstemperatur, max.85°C
Produktpalette-
SVHCNo SVHC (17-Dec-2015)
Produktbeschreibung
MT48LC2M32B2B5-6A IT:J is a SDR SDRAM. It uses a 64Mb SDRAM and a high-speed CMOS, dynamic random-access memory containing 67,108,864 bits. It is internally configured as a quad-bank DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Each of the x4’s 67,108,864-bit banks are organized as 8192 rows by 2048 columns by 4 bits. Each of the 16,777,216-bit banks are organized as 2048 rows by 256 columns by 32bits. It supports CAS latency (CL) of 1, 2, and 3.
- Operating supply voltage range is 3V to 3.6V (VDD, VDDQ)
- 2Meg x 32 configuration (512K x 32 x 4 banks), PC100-compliant
- Packaging style is 90-ball VFBGA (8mm x 13mm)
- Clock frequency is 167MHz, auto refresh
- Industrial temperature range is –40˚C to +85˚C
- Fully synchronous to all signals registered on positive edge of system clock
- Internal pipelined operation; column address can be changed every clock cycle
- Internal banks for hiding row access/precharge
- Auto precharge, includes concurrent auto precharge and auto refresh modes
- LVTTL-compatible inputs and outputs
Technische Spezifikationen
DRAM-Ausführung
SDR
Speicherkonfiguration
2M x 32 Bit
IC-Gehäuse / Bauform
VFBGA
Versorgungsspannung, nom.
3.3V
Betriebstemperatur, min.
-40°C
Produktpalette
-
Speicherdichte
64Mbit
Taktfrequenz, max.
167MHz
Anzahl der Pins
90Pin(s)
IC-Montage
Oberflächenmontage
Betriebstemperatur, max.
85°C
SVHC
No SVHC (17-Dec-2015)
Technische Dokumente (1)
Gesetzgebung und Umweltschutz
Herkunftsland:
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Taiwan
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Taiwan
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
Tarif-Nr.:85423239
US ECCN:EAR99
EU ECCN:NLR
RoHS-konform:Ja
RoHS
RoHS-Phthalate-konform:Ja
RoHS
SVHC:No SVHC (17-Dec-2015)
Produkt-Konformitätszertifikat herunterladen
Produkt-Konformitätszertifikat
Gewicht (kg):.000001