Imprimer la page
Image non contractuelle – Proposée seulement à titre d'illustration. Veuillez vous reporter au descriptif technique.
1’811 En Stock
Vous en voulez davantage ?
Livraison EXPRESS en 1-2 jours ouvrés
Commandez avant 17h00
Livraison standard GRATUITE
pour les commandes de CHF 0.00 et plus
Les délais de livraison exacts seront calculés lors du paiement
| Quantité | Prix (hors TVA) |
|---|---|
| 1+ | CHF 9.820 |
| 10+ | CHF 9.110 |
| 25+ | CHF 8.830 |
| 50+ | CHF 8.610 |
| 100+ | CHF 8.410 |
Prix pour :Pièce
Minimum: 1
Multiple: 1
CHF 9.82 (sans TVA)
Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Informations produit
FabricantMICRON
Réf. FabricantMT46H128M16LFDD-48 IT:C
Code Commande4172391
Fiche technique
Type DRAMMobile LPDDR
Densité de mémoire2Gbit
Configuration mémoire128M x 16bits
Fréquence d'horloge Max.208MHz
IC Boîtier/PaquetVFBGA
Nbre de broches60Broche(s)
Tension d'alimentation nominale1.8V
Montage CIMontage en surface
Température d'utilisation min-40°C
Température d'utilisation Max.85°C
Gamme de produit-
SVHCNo SVHC (17-Dec-2015)
Aperçu du produit
MT46H128M16LFDD-48 IT:C 2Gb mobile low-power DDR SDRAM is a high-speed CMOS, dynamic random-access memory containing 2,147,483,648 bits. It is internally configured as a quad-bank DRAM. Each of the x16’s 536,870,912-bit banks is organized as 16,384 rows by 2048 columns by 16 bits. Each of the x32’s 536,870,912-bit banks is organized as 16,384 rows by 1024 columns by 32 bits.
- VDD/VDDQ = 1.70 - 1.95V, bidirectional data strobe per byte of data (DQS)
- Internal, pipelined double data rate (DDR) architecture; two data accesses per clock cycle
- Differential clock inputs (CK and CK#), commands entered on each positive CK edge
- DQS edge-aligned with data for READs; centeraligned with data for WRITEs
- 4 internal banks for concurrent operation, data masks (DM) for masking write data; one mask per byte
- Concurrent auto precharge option is supported, auto refresh and self refresh modes
- 1.8V LVCMOS-compatible inputs, temperature-compensated self refresh (TCSR)²
- Partial-array self refresh, deep power-down, status read register (SRR), clock stop capability
- 64ms refresh; 32ms for the automotive temperature range, selectable output drive strength (DS)
- 60-ball VFBGA package, industrial operating temperature range from -40°C to +85°C
Spécifications techniques
Type DRAM
Mobile LPDDR
Configuration mémoire
128M x 16bits
IC Boîtier/Paquet
VFBGA
Tension d'alimentation nominale
1.8V
Température d'utilisation min
-40°C
Gamme de produit
-
Densité de mémoire
2Gbit
Fréquence d'horloge Max.
208MHz
Nbre de broches
60Broche(s)
Montage CI
Montage en surface
Température d'utilisation Max.
85°C
SVHC
No SVHC (17-Dec-2015)
Documents techniques (1)
Législation et Questions environnementales
Pays d'origine :
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Singapore
Pays dans lequel la dernière étape de production majeure est intervenue
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Singapore
Pays dans lequel la dernière étape de production majeure est intervenue
N° de tarif :85423290
US ECCN:EAR99
EU ECCN:NLR
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (17-Dec-2015)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit
Poids (kg) :.000001