Imprimer la page
Image non contractuelle – Proposée seulement à titre d'illustration. Veuillez vous reporter au descriptif technique.
FabricantLATTICE SEMICONDUCTOR
Réf. FabricantLFXP2-5E-5TN144I
Code Commande3768753
Gamme de produitLatticeXP2
Fiche technique
16 En Stock
Vous en voulez davantage ?
Livraison EXPRESS en 1-2 jours ouvrés
Commandez avant 17h00
Livraison standard GRATUITE
pour les commandes de CHF 0.00 et plus
Les délais de livraison exacts seront calculés lors du paiement
Quantité | Prix (hors TVA) |
---|---|
1+ | CHF 28.180 |
5+ | CHF 26.980 |
10+ | CHF 25.780 |
25+ | CHF 24.580 |
50+ | CHF 24.090 |
Prix pour :Pièce
Minimum: 1
Multiple: 1
CHF 28.18 (sans TVA)
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, à l’e-mail de confirmation Web et à l’étiquette.
Informations produit
FabricantLATTICE SEMICONDUCTOR
Réf. FabricantLFXP2-5E-5TN144I
Code Commande3768753
Gamme de produitLatticeXP2
Fiche technique
Type FPGAFPGA basé sur Flash
Nbre de cellules logiques5120Logic Cells
IC Boîtier/PaquetTQFP
Nbre de broches144Broche(s)
Grade de vitesse5
Nbre d'E/S pour l'utilisateur100E/S
Technologie Process-
Montage CIMontage en surface
Température d'utilisation min-40°C
Température d'utilisation Max.100°C
Gamme de produitLatticeXP2
Qualification-
SVHCNo SVHC (25-Jun-2025)
Gestion d'horlogePLL
Tension d'alimentation du noyau Max.1.26V
Tension d'alimentation du noyau Min.1.14V
Famille de FPGALatticeXP2
Tension d'alimentation E/S3.465V
Type de boîtier CI logiqueTQFP
Nombre d'E/S100E/S
Nombre de blocs logiques5120
Nombre de macrocellules5120Macrocells
Nombre de classes de vitesse5
Fréquence d'utilisation Max.435MHz
Nombre total de Bits de RAM166Kbit
Spécifications techniques
Type FPGA
FPGA basé sur Flash
IC Boîtier/Paquet
TQFP
Grade de vitesse
5
Technologie Process
-
Température d'utilisation min
-40°C
Gamme de produit
LatticeXP2
MSL
MSL 3 - 168 heures
Gestion d'horloge
PLL
Tension d'alimentation du noyau Min.
1.14V
Tension d'alimentation E/S
3.465V
Nombre d'E/S
100E/S
Nombre de macrocellules
5120Macrocells
Fréquence d'utilisation Max.
435MHz
Nbre de cellules logiques
5120Logic Cells
Nbre de broches
144Broche(s)
Nbre d'E/S pour l'utilisateur
100E/S
Montage CI
Montage en surface
Température d'utilisation Max.
100°C
Qualification
-
SVHC
No SVHC (25-Jun-2025)
Tension d'alimentation du noyau Max.
1.26V
Famille de FPGA
LatticeXP2
Type de boîtier CI logique
TQFP
Nombre de blocs logiques
5120
Nombre de classes de vitesse
5
Nombre total de Bits de RAM
166Kbit
Documents techniques (1)
Législation et Questions environnementales
Pays d'origine :
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Taiwan
Pays dans lequel la dernière étape de production majeure est intervenue
Pays dans lequel la dernière étape de production majeure est intervenuePays d'origine :Taiwan
Pays dans lequel la dernière étape de production majeure est intervenue
N° de tarif :85423990
US ECCN:EAR99
EU ECCN:NLR
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (25-Jun-2025)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit
Poids (kg) :.000001